本书以目前流行的XilinxZYNQ-7000系列FPGA为平台,以VerilogHDL和C/C++语言为基础,结合作者多年的教学经验,系统介绍了FPGA基础知识及ZYNQ架构、VerilogHDL语法规则、组合/时序逻辑电路一般设计方法、数字逻辑电路HDL设计、SoC嵌入式开发及VitisHLS使用方法等内容。全书以PYNQ-Z2为开发平台,以Vivado、Vitis和VitisHLS为开发工具,由浅入深、循序渐进,通过多个设计实例,让读者逐步掌握纯FPGA设计、SoC嵌入式开发以及HLSIP生成与优化等主流设计方法。