自从VHDL在1987年成为IEEE标准之后,就因其在电路模型建立、仿真、综合等方面的强大功能而被广泛用于复杂数字逻辑电路的设计中。佩德罗尼编著的《VHDL数字电路设计教程》共分为三个基本组成部分,首先详细介绍VHDL语言的背景知识、基本语法结构和VHDL代码的编写方法;然后介绍VHDL电路单元库的结构和使用方法,以及如何将新的设计加入到现有的或自己新建立的单元库中,以便于进行代码的分割、共享和重用;最后介绍CPLD和FPGA的发展历史、主流厂商提供的开发环境使用方法。本书在结构组织上有独特之处,例如将并发描述语句、顺序描述语句、数据类型与运算操作符和属性等独立成章,使读者更容易清晰准确地掌握这些重要内容。本书注重设计实践,给出了大量完整设计实例的电路图、相关基本概念、电路工作原理以及仿真结果,从而将VHDL语法学习和如何采用它进行电路设计有机地结合在一起。
《VHDL数字电路设计教程》适合通信工程、电子工程及相关专业的高年级本科生作为教材使用,同时也可以作为可编程逻辑器件应用开发的培训教材。
佩德罗尼编著的《VHDL数字电路设计教程》采用将数字电路系统设计实例与可编程逻辑相结合的方法,通过大量实例,对如何采用VHDL进行电路设计进行了全面描述。目前大多数同类教材过多关注VHDL一语法特点本身,而本书则给出了大量完整设计实例的电路图、相关基本概念、电路工作原理及仿真结果,从而将VHDL语法学习和如何采用它进行电路设计相结合。本书对VHOL的讲述简明而完整,对与VHDL综合相关的内容进行了详细讨论和说明。全书的内容组织清晰合理,包括电路设计与系统设计两个基本部分,分别讲述了VHDL的基础语法、基本代码编写技术,以及与VHDL代码分割、共享、重用相关的知识。