本书主要内容涉及多核处理器设计优化的三个方面:低功耗、高可靠和易测试;从处理器核、片上互连网络和内存系统三个方面论述多核处理器设计的低功耗和高可靠优化方法;从逻辑电路的可测试性体系结构以及存储器电路的自测试方面论述多核处理器的可测试性设计方法;从新型三维堆叠架构以及异构数据中心系统层面论述多核处理器的能效提升方法;并以中国科学院计算技术研究所自主研发的DPU-M多核处理器为例,介绍相关成果的应用。
ftp://124.17.26.93/curved-toc/9787030671479-curvedToc.pdf